

## Architettura degli Elaboratori Lez. 9 - CU e nuove istruzioni

Prof. Andrea Sterbini - <a href="mailto:sterbini@di.uniroma1.it">sterbini@di.uniroma1.it</a>



#### Argomenti



#### Argomenti della lezione

- -Soluzione esercizio per casa
- -Modifiche alla CPU MIPS a 1 colpo di clock
  - Come aggiungere altre istruzioni:
  - l'istruzione J (Jump)
    - Unità funzionali necessarie
    - Datapath e modifiche all'unità di controllo
  - L'istruzione **jal** (Jump and Link)
  - L'istruzione **jr** (Jump to Register)
  - L'istruzione **addi** (add immediate)

#### Soluzione



Se i codici dei 4 tipi di istruzioni sono:

| istruzione | codice<br>decimale | in binario |  |  |
|------------|--------------------|------------|--|--|
| di tipo R  | 0                  | 000000     |  |  |
| lw         | 35                 | 100011     |  |  |
| SW         | 43                 | 101011     |  |  |
| beq        | 4                  | 000100     |  |  |

.. e dobbl<del>arno producióe i segnán den arnea ar concidin</del>

| Istruzione R | egDst | ALUSrc | MemtoReg | RegWrite | MemRead | MemWrite | Branch | ALUOp1 | ALUOp0 |
|--------------|-------|--------|----------|----------|---------|----------|--------|--------|--------|
| 000000       | 1     | 0      | 0        | 1        | 0 (X)   | 0        | 0      | 1      | 0      |
| 100011       | 0     | 1      | 1        | 1        | 1       | 0        | 0      | 0      | 0      |
| 101011       | Х     | 1      | X        | 0        | 0 (X)   | 1        | 0      | 0      | 0      |
| 000100       | Х     | 0      | X        | 0        | 0 (X)   | 0        | 1      | 0      | 1      |

Da cui possiamo produrre la PLA oppure le funzioni booleane necessarie

Per esempioALUSrc = Opcode0 Branch = Opcode2 MemWrite = Opcode3

# Aggiungere una nuova istruzione Ma Sapienza

Supponiamo di voler aggiungere la nuova istruzione, J (Jump), dobbiamo:

- Definire la sua **codifica**
- Definire cosa fa
- Individuare le unità funzionali necessarie (e se sono già presenti)
- Individuare i **flussi delle informazione** necessarie
- Individuare i **segnali di controllo** necessari
- Calcolare il **tempo necessario** per la nuova istruzione e se modifica il tempo totale Supponiamo che abbia la **codifica** seguente (<u>formato J</u>)

| Campo             | 000010 | indirizzo |
|-------------------|--------|-----------|
| Posizione dei bit | 31-26  | 25:0      |

... e che il campo da 20 bit ili essa contendto sia i **isti uzione di destinazione** dei salto.

- è un **indirizzo assoluto** (invece che uno relativo al PC come per i branch)
- indica l'istruzione di destinazione (va moltiplicato per 4 perché le istr. sono «allineate»)
- i 4 bit «mancanti» verranno presi dal PC+4 (ovvero si rimane nello stesso blocco di 256G)
- (per i salti tra blocchi diversi sarà necessario introdurre l'istruzione **jr**)

## CPU (senza Jump)





# Aggiungere il Jump



**Cosa fa:** PC <- (shift left di 2 bit di Istruzione[25..0]) **OR** (PC+4)[31..28]



## Modifiche per il Jump





## JAL (Jump and Link)



Come è codificata: di **tipo J** (come Jump)

Cosa fa: PC ← SL2(indirizzo) OR (PC+4)[31..28] come Jump

\$ra ← PC+4

Unità funzionali: le stesse del Jump

più MUX per selezionare il valore di PC+4 come valore di destinazione

più MUX per selezionare il numero del registro \$ra come destinazione

Flusso dei dati: lo stesso del Jump, inoltre

PC+4 → MUX → Registri (dato da memorizzare)

31 → MUX → Registri(#registro destinazione)

Segnali di controllo: Il segnale **Jump** deve essere asserito

la **CU** deve produrre un segnale **Link** per attivare i due nuovi MUX

Tempo necessario: il WB deve avvenire dopo che sono finiti sia il Fetch (per leggere l'istruzione) sia il calcolo di PC+4 (che va memorizzato in \$ra) per cui possono presentarsi due casi

| Fet | tch |    |   |
|-----|-----|----|---|
| PC+ |     | WB | t |
| 4   |     |    | > |

| PC+4 |    |   |
|------|----|---|
| Fetc | WB | t |
|      |    |   |





#### Istruzione addi/la



Assembly: addi rt, rs, costante (add immediate) di tipo I

Cosa fa: Somma la parte immediata al registro **rs** e mette il risultato in **rt** 

Unità funzionali: **ALU** per la somma (presente)

**MUX** che seleziona la parte immediata come secondo arg (presente)

**Estensione del segno** della parte immediata (presente)

Flusso dei dati: Registri[rs] → ALU

Immediate → EstSegno → ALU

ALU → Registri[rt]

Si comporta come una **lw rt, costante(rs)** che memorizza l'indirizzo invece che il

<u>dato</u>

ovvero come la istruzione la rt, costante(rs) (load address). La CU produce i segnali:

| Istruzione                | Re<br>g<br>Ds<br>t | AL<br>U<br>Sr<br>c |   | Reg<br>Wri<br>te | m | Me<br>m<br>Wri<br>te | Branc<br>h | Jum<br>p | ALU<br>Op1 | AL<br>U<br>Op<br>0 |
|---------------------------|--------------------|--------------------|---|------------------|---|----------------------|------------|----------|------------|--------------------|
| addi \$rd, \$rs, costante | 0                  | 1                  | U | 1                | X | 0                    | 0          | 0        | 0          | 0                  |

# Istruzione jr (Jump to Registeri) NITELMA SAPIENZA

L'istruzione **jr rs** è di formato **R** 

Cosa fa: trasferisce nel **PC** il contenuto del registro **rs** 

Unità funzionali: MUX per selezionare il PC dall'uscita del blocco registri

Flusso dei dati: Registri[rs] → PC

Segnali di controllo: **Jr** che abilita il MUX per inserire in PC il valore del



## Esercizio per casa



Aggiungere alla CPU l'istruzione jrr rs (Jump Relative to Register) di tipo R, che salta all'indirizzo (<u>relativo al PC</u>) contenuto nel registro **rs**Ovvero che esegue come prossima istruzione quella che si trova all'indirizzo

PC+4+Registri[rs]

- a) Modificate lo schema per realizzare l'istruzione
- b) Indicate tutti i segnali di controllo che la CU deve generare
- c) Calcolate il tempo di esecuzione della istruzione assumendo che:

Accesso a memorie = 66ns, accesso ai registri = 33ns, ALU e sommatori = 100ns